• 基于VHDL语言的密码锁设计 > 基于CPLD 的电子存包系统的设计与实现
  • 基于CPLD 的电子存包系统的设计与实现

    免费下载 下载该文档 文档格式:PDF   更新时间:2011-11-10   下载次数:0   点击次数:1
    文档基本属性
    文档格式:PDF
    文档标题:基于 CPLD 的电子存包系统的设计与实现
    文档作者:
    关键词:
    主题:
    单位:
    文档创建者:
    创建时间:
    上次保存时间:D:20100308144607+08'00'
    修订:
    点击这里显示更多文档属性
    TQFP 表 1 EPM3256ATC144.10 技术参数 近年来 , 随着信息科技的发展 , 电子存包系统由于 其安全性高、可靠性高、方便快捷等特点 , 在车站码头、 超市、图书馆、宾馆、游泳馆、俱乐部等公共场所及机关、 企事业单位文件档案管理等部门得到了广泛的应用 ,有 着广阔的市场前景。 1 系统组成 本文所介绍的电子存包系统是一种电脑联网集中 控制的磁卡式自动存包系统。 如图 1 所示 ,系统由集控 计算机和分机两级监控系统对存包柜进行监视与控制。 集控计算机 (简称主机 )为用户分配箱位和密码 ,通 过与其连接的磁卡读写器将密码写入磁卡中交给用户。 主机使用特定的通信协议查询和控制各个分机 ,然后由 分机对其下属箱位进行控制。 主机与分机之间采用 RS.485 接口连接。 RS . 485 在传输距离为 1200 米时速度可达 100kbps、传输距离远、可靠性很高 , 而且用于多点互连 时很方便 ,可以省掉很多信号线 ,非常适合用于分布式 系统中。 分机具有接收并缓存读卡器数据、 与主机通信、控 制存包柜动作等功能 ,主要由 CPLD 芯片、光耦合模块、 读磁卡模块、红外探测模块、电磁锁驱动模块等外围电 路 组 成 。 CPLD 芯 片 选 用 Altera 公 司 的 EPM3256A TC144.10,其技术参数如表 1 所示。 在本设计中 , 所有的控制与通信功能全部集成到 CPLD 内部 , 充分发挥了 CPLD 使用灵活、 测试方便、可 靠性好等优点。 2 硬件设计 2.1 基本硬件组成 电子存包系统的基本硬件结构 ,即分机的硬件组成 如图 2 所示。 电源模块使用变压器将 220V 交流电变为 9V 交流 电 ,然后经过整流、稳压输出 3.3V、5V、12V 三路直流电 对分机系统供电。 其中 ,3.3V 直流电对 CPLD 供电 ,5V 基于 CPLD 的电子存包系统的设计与实现 李春雷, 王祖强 (山东大学 信息科学与工程学院,山东 济南 250100) 摘 要: 介绍了基于 CPLD 的刷卡式电脑联网集控型自动存包系统的设计,并对系统的软硬件构 成、CPLD 内部逻辑设计、工作原理等进行了详细说明, 该系统速度快、安全性好、可靠性高,而且具有 操作简便、查询快捷、便于实时监控等特点, 关键词: CPLD 电子存包 串行通信

    上一页下一页

  • 下载地址 (推荐使用迅雷下载地址,速度快,支持断点续传)
  • 免费下载 PDF格式下载
  • 您可能感兴趣的
  • vhdl密码锁  vhdl语言入门视频教程  vhdl语言100例详解  vhdl语言入门教程  vhdl硬件描述语言  vhdl语言编程工具  vhdl语言视频教程  vhdl语言100pdf  vhdl语言学习心得