• 数字电路与逻辑设计 > 2007数字电路与逻辑设计课程考试(B
  • 2007数字电路与逻辑设计课程考试(B

    免费下载 下载该文档 文档格式:PDF   更新时间:2009-06-02   下载次数:0   点击次数:4
    文档基本属性
    文档语言:
    文档格式:pdf
    文档作者:
    关键词:
    主题:
    备注:
    点击这里显示更多文档属性
    2007《数字电路与逻辑设计》课程考试(B 卷) 参考答案及评分标准
    一,化简下列逻辑函数,方法不限: (1) Y = B + C + D (2) F = AB + C D (10 分) (5 分) (5 分)
    二,多项选择题. (5 分,每空 1 分) 1, (ABC)门电路输入端可以悬空,且悬空时相当于接逻辑'1'电平; 2, (BCF)门电路输出端可以并联使用; 3, (BF)门电路输出端可以实现"线与"功能; 4, (C)门电路可以实现一根总线轮流传输若干个不同的数据或信号; 5, (E)门电路可以当作双向模拟开关使用.
    三,试用 8 选 1 数据选择器 74151 和反相器设计一个函数发生器电路. (10 分)
    (1)功能表如下: (6 分) S1 S0 A 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 (4 分) Y 0 B
    B
    1 B
    B B
    B
    (2)电路图如下:
    B
    BB
    四,分析下图所示电路:
    (15 分) (5 分) (5 分) (5 分)
    (1)将下图中输出端 Q A , Q B 的波形图补画完整. (2)输出端 Q A 脉冲宽度为 1 个 CP 周期( TCP ) . (3)这是一个单脉冲发生器电路.
    QA QB t t
    五,同步三十六进制计数器设计图如下: (20 分)
    六, (10 分) (1)VC 和 VO 端对应的波形为: 分) (2
    2/3Vcc Vc 1/3Vcc VO T1 T2
    (2)图中,若 VCC=+5V,R1=15kΩ,R2=25KΩ,C=0.033μF,则 VO 端波形的
    振荡频率 f 为: 分) (3
    T = ( R1 + 2 R2 )C ln 2 = 1.49(ms ) f = 1 = 671( Hz ) T
    R1 + R2 × 100% = 61.54% .若要使占空比可调, R1 + 2 R2
    (3)图示电路的占空比 q =
    (2 可将 R1 或 R2 改为可变电阻. 分) 输出波形的频率 f 为: 分) (3 (4) 若将图中 C-V 端改接 VR=4V 的参考电压,
    T = ( R1 + R2 )C ln 3 + R2 ln 2 = 2.02(ms ) f = 1 = 500( Hz ) T
    七, (10 分) (1)内存单元的容量是 2 8 × 8 × 2 = 212 = 4 K ;若要实现 2K×8 的内存,需要 16 片 2112 芯片. 分) (3 (2)2112-1~2112-2 及 2112-3~2112-4 的地址范围为: 分) (3 2112-1~2112-2:900~9FFH; 2112-3~2112-4:D00~DFFH. (3)将 2112-1 和 2112-2 两片的 CE 均接至 Y3 将 2112-3 和 2112-4 两片的 CE 均接至 Y 4 (2 分) (2 分)
    八, (20 分) (1)74LS194A 时钟输入信号 CLK 的周期 T=1ns. (5 分) (2)74LS194A 电路部分的状态转换图为: (10 分)
    74LS194A 接成了扭环形计数器, 因这种计数器前后相邻状态之间只有一个触 发器状态发生改变,因而不会产生竞争——冒险现象,电路工作很稳定. (3)输出 vO 端的电压计算式为:
    Vo = V REF 1 Dn = (8Q0 + 4Q1 + 2Q2 + Q3 ) (波形略) n 2 2
    (5 分) .
  • 下载地址 (推荐使用迅雷下载地址,速度快,支持断点续传)
  • 免费下载 PDF格式下载
  • 您可能感兴趣的
  • 数字电路逻辑设计答案  数字逻辑电路课程设计  数字电路逻辑设计白静  数字逻辑电路  数字电路逻辑符号  数字电路与逻辑有点  数字逻辑电路试题  时序逻辑电路设计  组合逻辑电路设计